在科技高速发展的当今世界,如果想设计出一款高端产品,就意味着需要不断地挑战电路设计的各种极限。如何高效地设计高速接口电路如DDR4、PCI Express、40G比特以太网接口或者SerDes接口?如何在设计过程中得到可预见的误码率和减少电磁干扰和串扰?这些都不是简单的工作。

针对高速应用的复杂电路板设计

当涉及到高速电路设计的时候,电路的布局布线工作将不再是简单地快速连线或者为满足产品的外形尺寸去简单的布局。工程师需要事先规划每个处理器、内存模块和连接器的位置,并仔细确定它们之间的高速互连设计。完善的高速设计意味着在设计之初就制定好电路的约束和规范。在这种情况下,如何保证电路设计的方法是最简洁有效的呢?

高级高速电路设计工具

在满足高速电路设计各项严格的技术指标的前提下对电路板进行布线

  • 使用专用的设计工具高效自动地完成高速电路设计布线工作,比如:差分对布线,长度匹配,阻抗计算,和交互的引脚交换等。 

了解更多高速电路设计

  • 对于使用PTFE或者其他高速基材的PCB电路板,使用层堆栈管理器来实现高效地管理高速电路板的层堆栈信息。 

了解更多高级层堆栈管理

  • 使用专用工具实现走线快速倒角和复杂的模型创建,以实现复杂的射频和微波电路的快速设计。 

了解更多定制焊盘形状设计


在电路板设计的每一个阶段都使用高速设计规则对设计行为进行约束。

设计师和工程师们公认的最成功的高速电路设计都是从设计开始就规划好各种设计细节和规范。如果某些设计细节没有考虑到,就很有可能会导致设计的产品存在严重问题。为了确保设计工作的顺利和准确,需要建立和调用高速电路设计的约束规则,这些约束规则可以来源于数据手册、设计规范或者其他的优化设计准则等等。如何把你的设计约束规则直观且高效地表达清楚呢?

设计之初的约束规则管理

在高速电路的整个设计过程中严格遵守之前建立起来的约束规则。

  • 在原理图设计阶段建立起来的规则和约束可以同步到PCB设计文件中,通过这种方式可以确保整个设计工程符合约束规则。

​  了解更多规则和约束

  • 利用走线阻抗约束根据层堆栈信息动态地来计算走线的宽度。

了解更多阻抗控制走线

  • 易于管理的用于高速应用的复杂设计层次和类结构。

​  了解更多设计层次结构


符合约束规范的分析设计操作

如果设计的产品不能正常工作,即使采取了多少措施来确保产品遵循设计规范都不重要,工程师还是需要重新设计电路。为了避免多次返工以及降低设计成本,工程师可以在设计的过程中使用工具来检查误码率、串扰、终端以及SSN和EMI等。怎么做才能确保设备的正常运行呢?

信号完整性分析及高速仿真工具

完全模拟你的设计,以确保产品如预期一样的工作

  • 在进行高速电路设计之前,先使用模数混合仿真来验证电路的原理和概念。

​  了解更多混合信号仿真

  • 通过使用阻抗分析、信号反射和串扰分析等工具来验证高速电路设计是否和预期一致。

​  了解更多信号完整性分析