新的PCB设计规则

This document is no longer available beyond version 20.0. Information can now be found using the following links:

Applies to Altium Designer version: 20.0

爬电距离

当电路板非导电表面和边缘区域上的目标信号间爬电距离等于或小于规定的“爬电”距离时,此项设计规则将标记违规。此项设计规则确定目标网络上最近的点,并检查它们在X、Y和Z平面上的距离。它将围绕电路板边缘并贯穿槽孔进行跟踪。新添加的“爬电距离”规则位于“电气”规则类别中。

  • 设置“第一个/第二个对象匹配”——这是一个二元规则,配置第一个对象匹配,以识别必须与其他网络保持规定爬电距离的网络。配置第二个对象匹配,以识别必须与第一个对象保持爬电距离的网络。
  • 爬电距离——当“第一个对象”上的任何点到“第二个对象”上的任何点的距离等于或小于此距离时,将标记违规。

爬电距离是通过在电路板上的剪切块和未镀铜的焊盘孔周围的距离来计算的。

返回路径设计规则

“返回路径”设计规则检查的是规则所针对的信号上方或下方指定参考层上的连续的信号返回路径。返回路径可以由放置在信号层上的填充、区域和多边形铺铜创建,也可以是一个平面层。

返回路径层是在选定“阻抗配置文件”中定义的参考层。在“高速”规则类别中添加了新的“返回路径”设计规则。

  • 设置“对象匹配”——配置为所需的信号网络为目标。选项包括:(网络、网络类、层、网络和层、自定义查询)。

Max length Ignore - indicates the maximum allowable length of the conductor that can extend beyond the edge of the reference plane to where the conductor has an entry or exit point from this signal layer (eg via hole, contact pad, etc). During the check, the error will be ignored if the distance does not exceed the allowed value (default value is 0 mm).

  • 排除焊盘/过孔空隙——启用后,返回路径中由属于目标网络的焊盘和过孔周围的间距创建的开口不会被标记为违规。
  • 到返回路径的最小间隙——表示从导体边缘到返回路径平面/多边形的外边缘的最小间隙。 该检查沿着导体的整个长度进行。 如果间隙等于或小于“返回路径的最小间隙”值(默认值为0 mm),将标记错误。
  • 阻抗配置文件——为此项规则所针对的网络选择适用的阻抗配置文件。该配置文件指定哪些层为目标信号提供返回路径。一旦选择了层堆栈,对话框的栅格区域中将显示可用信号层及其各自参考层。

为“返回路径”规则启用“违规详细信息”,以便轻松识别错误位置。

通过在高级设置对话框中进行PCB.Rules.ReturnPathIgnoreArea设置,使小面积铜不会被标记错误。

 

可用的功能取决于您的 Altium Designer 软件订阅级别

Content