WorkspaceManager_Err-MismatchedPinVisibilityMismatched Pin Visibility_AD

現在、バージョン 19.1. をご覧頂いています。最新情報については、バージョン WorkspaceManager_Err-MismatchedPinVisibility((Mismatched Pin Visibility))_AD の 21 をご覧ください。
Applies to Altium Designer versions: 18.0, 18.1, 19.0, 19.1, 20.0, 20.1 and 20.2
 

親カテゴリ: Violations Associated with Components

デフォルトのレポートモード:

概要

この違反は、マルチパート コンポーネントのパワーピン(VCC、およびGND) に関連します。一般的に、これらのピンはパート0に関連付けられ、デザインにおいてVCC、およびGNDネットと自動的に接続され、非表示になっています。そのようなコンポーネントのピンを表示した場合、対象の電源ネットへの接続は切断され、エラーのフラグが付けられます。

通知

回路図でコンパイラerrorとwarningを表示するように設定している場合 (PreferencesダイアログSchematic - Compilerページで有効化)、問題のオブジェクトの下に色付きの波線が表示されます。オブジェクトにマウスを合わせると、違反を要約したヒントがポップアップ表示されます。Messagesパネルには、以下の形式の通知も表示されます:

Pin is visible in one sub-part and hidden in another sub-part

推奨する解決策

ワークスペース内で問題のパワーピンの表示を無効にするか、あるいはピンを表示し続けるなら、VCCやGNDパワーポート オブジェクトがピンに正しく接触していることを確認します。

ヒント

  • Object Hintsは、PreferencesダイアログのSystem - Design InsightページでEnable Connectivity Insightオプションが有効な場合のみ表示されます。Connectivity Insight Options領域内のObject Hintsに関連するコントロールを利用して、そのようなヒントの起動方式を決めることができます (マウスを合わせる、またはAlt+ダブルクリック)。
注記

利用できる機能は、Altium Designer ソフトウェア サブスクリプション のレベルによって異なります。

Content